期刊专题 | 加入收藏 | 设为首页 12年实力经营,12年信誉保证!论文发表行业第一!就在400期刊网!

全国免费客服电话:
当前位置:首页 > 免费论文 > 科技论文 >

数字集成电路设计方法论述

【摘要】自1960年第一款硅集成电路被设计成功之后,集成电路就成为了高科技的象征,并且被大家广泛的关注。到今天为止,集成电路技术已经向着体积越来越小,性能越来越强的方向发展。另外我们知道与模拟电路相比,数字电路更加的稳定并且在实现功能方面都更加容易,所以本文将对数字集成电路设计方法进行详细的叙述。

【关键词】数字集成电路;设计方法;同步数字系统

【中图分类号】TN402【文献标识码】A【文章编号】1006-4222(2016)04-0197-02

数字电路设计是一个正在不断发展着的学科,针对其设计方法一般包括了两种:①同步设计;②异步设计。从目前市场上的产品来看,大多数的数字电路都是采用同步设计的设计方法,究其原因,同步设计主要元器件是触发器,该技术较为成熟。但是随着人们需求的不断变化,异步设计也已经开始慢慢走近人们的视野之中。本文将首先对数字电路的设计流程进行简单的论述。

1数字电路流程设计

伴随着熟悉电路的发展,慢慢的,它已经有了较为完整的体系,主要包括了系统架构、RTL设计、综合优化、布局布线、版图设计等几个方面。下面依次对这几个方面进行介绍。系统架构是整个设计最基础的环节,同时也是十分重要的环节,因为只要有了一个好的系统构架那么设计起来就会十分的方便。在这个环节中需要对模块进行划分,同时也需要对接口进行定义等。下一个环节便是RTL设计。这一环节是核心环节因为在这一阶段需要用相应的语言来将电路描述出来。综合优化就是将RTL转化为相应的硬件电路。这个环节中往往是和工艺厂商进行合作,从而搭建出合适的电路。数字电路的布局布线与模拟电路相比要简单许多,因为很对芯片制造后,生产者就会给出基准单元库。然后利用EDA软件,根据这些相应的限制自动布局布线。最后一个环节也就是版图设计环节。就是在布局布线设计完成之后,结合基准单元生成具体版图,然后通过验证后,教给工厂代加工制造芯片。

2同步数字系统设计

在文章开始,笔者就提到同步设计法受到众多设计人员的青睐。下面本文就将严格按照上文中提到过的几种设计阶段对同步设计法进行详细的介绍:

2.1同步电路的优越性

之所以被称之为同步系统就是因为触发器的状态是有统一始终控制的。各个存储状态的改变都是在时钟的控制之下完成的。所以同步系统具有着多种好处。①同步电路保证各个存储单元都有着相同的初始态,并且只有在时钟沿到来之时,存储单元的状态才会发生转变,这样很大程度上就使得电路较为稳定,能够避免温度等对电路的影响。②能够很容易实现流水线,对于提高芯片的效率等方面具有较大的好处。

2.2触发器

触发器是同步电路的基本单元,尤其指的是D触发器。对于触发器而言,最重要的特点就是只有当时钟沿到来的时候,触发器才会将存储状态转变,也就是将数据端的数据保存起来。当时钟沿不到达时,触发器不会采取动作,这样就是同步电路较为稳定的原因之一。触发器在组成时,可以采用MOS管进行搭建,也可以采用简单的逻辑器件进行构建。

2.3RTL级描述

由于数字电路需要具备的功能越来越多同时规模也变的越来越大,那么系统这一理念也变得越来越强大。使用Ver-ilogHDL可以对系统进行行为级以及RTL级描述。行为级描述就是为了确认系统是否可行、可靠,同时也会检查算法是否正确。在进行RTL级设计的时候需要注意到描述的可综合性以及测试验证功能的完备性。描述的可综合性详细来说就是设计人员大多使用mod-elsim进行编译仿真。这款软件虽然简单实用,但同时也具备着不容忽视的弱点,就是VerilogHDL的容错性较强,不能区分出行为级描述以及RTL级描述。这就意味着设计人员的设计最终可能无法被综合成硬件电路。为了解决这一问题。设计人员就需要多多关注指令都能够被综合成什么样的电路,同时关注哪些指令不可被综合。RTL级描述中,功能需要是完备的。这就比可综合性困难的多。因为到目前为止并没有能保证功能完备性的验证体系。为了避免这个问题的出现。设计人员需要从以下的方面入手:①对于系统级规划中模块尽量按照其功能进行划分,这样就能够在进行RTL级描述时严格按照规划设计。②保持良好的编程习惯。③成立专人的测试部门,这样既有测试人员又有着设计人员。在测试人员的把关之下,很多的问题以及漏洞就会被发现。

2.4利用DesignCompiler综合优化

DC综合这一过程是数字电子线路设计的前端。在这个综合设计的过程中那个,DC需要进最大的努力进行优化,但是这之后可能依然有一些违例路径的存在。这时候就需要人工返回RTL级,进行修改然后再综合,不断的循环。

2.5利用SOCEncounter布局布线

同步数字设计的后端就涵盖了布局布线、时序验证、后仿等多个环节。对比模拟电路,数字电路布局布线较为简单尤其再利用一些软件之后能够大大的减轻人们的压力、提高工作效率,节省时间。

3小结

本文对于数字电路设计方法之中的同步设计法进行了详细的介绍,同时对于在设计过程中可能出现的问题以及解决方案都进行了论述,希望对于今后设计人员对数字电路的设计有所帮助。

参考文献

[1]孔德立.数字集成电路设计方法的研究[D].西安电子科技大学,2012.

[2]陈明亮.数字集成电路自动测试硬件技术研究[D].电子科技大学,2010.

[3]陈国平,王楠,简献忠.数字集成电路设计教学方法探讨[J].课程教育研究,2014,34:214.

作者:申明星 张凯 金振强 单位:沈阳理工大学


    更多科技论文论文详细信息: 数字集成电路设计方法论述
    http://www.400qikan.com/mflunwen/kjlw/117643.html

    相关专题:毕节学院学报 案外人执行异议之诉


    上一篇:马克思主义大众化研究
    下一篇:生物科学中生物化学教学改革的实践

    认准400期刊网 可信 保障 安全 快速 客户见证 退款保证


    品牌介绍